## 1.2.2. Full-custom ASIC:

Cổng logic được triển khai bằng công nghệ CMOS gồm 2 mạng: PULL-UP và PULL-DOWN. (PULL-UP gồm các transitor loại kênh P dùng để kết nối đầu ra với Vdd; PULL-DOWN gồm các transitor loại kênh n dùng để kết nối đầu ra với GND)



PULL-UP ngat

=> out put = 0 = GND

Tóm lại, mạch số ở mức cổng logic (gate-netlist) có thể được chuyển đổi thành mạng các transitor (transilor-netlist)

Để có thể chế tạo được vi mạch số VLSI bằng công nghệ CMOS thì ta cần gửi tới nhà sản xuất bản thiết kế layout (bản thiết kế mask). Bản thiết kế layout là bố trí vị trí của các thành phần như cực S, D, G của transitors cũng như các dây nối giữa các cực của các transitor.

Trong kỹ thuật triển khai full-custom ASIC, bản thiết kế layout của tất cả các cổng và các thành phần khác trong mạch (dây dẫn, lỗ kết nối - via) đều được thiết kế bằng tay (bán tự động).

## 1.2.3 Semi-custom ASIC

- Phương pháp triển khai vi mạch số sử dụng công nghệ semi-custom ASIC dựa trên bộ thư viên phần tử chuẩn (Standard Cell Library)
- Thư viện Standard Cell Library chứa thiết kế ở mức vật lý (thiết kế layout: thiết kế vị trí cụ thể của các cực, các kết nối) của các phần tử logic cơ bản (AND, OR, NOT, INPUT/OUTPUT PAD, XOR, LATCH, FLIP-FLOP... cells) và các phần chức năng (RAM, ROM, ADDER, MULTILER, CPU... macro cells)
- Để triển khai, từ mạch logic người ta sẽ sử dụng phần mềm tự động để:
  - Đặt các standard cell tương ứng với các cổng logic trong mạch vào một vị trí hàng, cột trong vi mạch (place)
  - Kết nối các cổng logic tương ứng trong mạch (route)





|  | Tiêu chí                                       | FPGA                                             | Semi-custom                | Full-custom                          |
|--|------------------------------------------------|--------------------------------------------------|----------------------------|--------------------------------------|
|  | Công sức (thời gian thiết<br>kế)               | Nhanh                                            | Trung bình                 | Rất Chậm                             |
|  | Giá thành NRC (Non-<br>recurrence Cost)        | Nhỏ                                              | Trung bình                 | Rất Lớn                              |
|  | Giá thành sản xuất đơn vị<br>sản phẩm          | Lớn                                              | Nhỏ                        | Nhỏ                                  |
|  | Hiệu năng (Tốc độ, Mức<br>tiêu thụ năng lượng) | Nhỏ                                              | Trung bình                 | Lớn                                  |
|  | Lựa chọn                                       | Số lượng sản phẩm nhỏ;hiệu                       | Số lượng sản phẩm lớn; Yêu | Số lượng                             |
|  |                                                | năng yêu cầu không cao<br>Sử dụng triển khai thử | cầu hiệu năng cao hơn FPGA | sản phẩm<br>rất lớn; Yêu<br>cầu hiệu |
|  |                                                | nghiệm cho chip ASIC                             |                            | năng đặc<br>biệt                     |

## Giá thành của IC:

- Giá thành sản xuất:
  - Phụ thuộc vào kích thước IC tính bằng mm2
  - Phụ thuộc vào số lượng sản xuất
- Giá NRC
  - Thiết kế IC

1.3. Quy trình thiết kế IC số, hệ thống số sử dụng ngôn ngữ mô tả phần cứng (Phân tích xây dựng tài liệu kỹ thuật; Mô tả hoạt động mạch bằng HDL; Kiểm tra chức năng logic; Tổng hợp; Phân tích kiểm tra tốc độ; Tối ưu mạch ở mức RTL; Thiết kế vật lý - Layout - Place&Route; Tách tham số thời gian; Phân tích thời gian sau layout) – 2 LT







Câu hỏi kiểm tra:

NRC là gì?

Giá thành của FPGA/ASIC gồm gì? Khi nào thì chọn FPGA, hay ASIC

Các bước thiết kế IC số trong Front-end design Standard cell là gì?

Thế nào là FPGA vs. semi-custom ASIC, full custom asic?